<menuitem id="qecsf"></menuitem>

<strong id="qecsf"><acronym id="qecsf"></acronym></strong>

<td id="qecsf"><font id="qecsf"><object id="qecsf"></object></font></td>
<dfn id="qecsf"></dfn>
    從PCB制造到組裝一站式服務(wù)

    pcb怎么布線,大神都是這樣做

    2021
    04/20
    本篇文章來自
    捷多邦

    Pcb怎么布線,對于小白來講看到一張多層密密麻麻的PCB就覺得很厲害,不可否認密度大的PCB板在視覺上是很有沖擊感的。但在pcb設(shè)計中,美觀不是最重要的一面,性能才是最重要的,在PCB設(shè)計時首先需要考慮的就是性能。


    小編通過咨詢我司的資深PCB設(shè)計大佬,整理出來在設(shè)計過程中需要考慮的一些重點。


    器件布局合理


          比如除了核心電路以外,發(fā)熱器件盡量布置在特定區(qū)域,方便接駁散熱結(jié)構(gòu),也不會影響其他電路。器件布局合理可以降低成本,減少過孔、走線以及PCB面積或?qū)訑?shù)。

    器件布局合理

    信號完整性


          這涉及到內(nèi)層分割、參考平面的完整性,高速信號、差分對,根據(jù)信號完整性原理,一定要有順暢、連續(xù)的返回路徑,好比我們走路一樣,平路走起來一定是最穩(wěn)的,中間如果遇到一個坎,你走路的姿態(tài)一定就變了,信號也是一樣。

    信號完整性

    信號完整性

    信號完整性

    疊層設(shè)計


          信號層、plane層如何在順序上做到最優(yōu),把敏感信號包起來,或隔開,走最封閉的通道。既是一種對自身信號的保護,也杜絕了對其它信號的干擾。

    疊層設(shè)計

    高速信號的設(shè)計


          同一組高速數(shù)據(jù),盡量在同1-2層中實現(xiàn),并做等長要求。高速信號還要杜絕多余的端線設(shè)計,杜絕高頻反射。舉個例子:如果在畫sata信號時,為了兼容設(shè)計,用電容多引出一路,結(jié)果就是造成硬盤跑不通,最后只能定位通過割線解決。如下圖RF信號也是這樣:

    高速信號的設(shè)計

    隔離性能


          對于實驗要求高的,高可靠性、復(fù)雜環(huán)境下的外圍接口設(shè)計、隔離部分走線間距,是非常重要的,隔離間距在器件允許下越大越安全。這種設(shè)計也是體驗功力的時候,優(yōu)秀的設(shè)計在ESD干擾中會發(fā)揮重大作用,將干擾路徑原理內(nèi)部電路。

    隔離性能

    可生產(chǎn)性


          比如:PCB板形狀過長,而器件布局也是比較頭重腳輕,這樣堆在一起,生產(chǎn)時發(fā)現(xiàn)pcb板變形有弧度,這種線路板在裝配時若是遇到應(yīng)力,內(nèi)部線路會容易斷裂。要怎么解決?有以下三種方法:

          1.拼版后貼片

          2.加厚PCB

          3.在設(shè)計階段就要考慮到此問題


    可操作性


          連接器的位置是否方便板對線、板對板的連接,優(yōu)秀的工程師在設(shè)計時就能考慮到的這些問題。


    以上便是小編今天分享的關(guān)于pcb怎么布線的一些知識,想了解更多pcb設(shè)計的知識,可在線咨詢,我們工程師會一對一進行講解!


    the end