<menuitem id="qecsf"></menuitem>

<strong id="qecsf"><acronym id="qecsf"></acronym></strong>

<td id="qecsf"><font id="qecsf"><object id="qecsf"></object></font></td>
<dfn id="qecsf"></dfn>
    從PCB制造到組裝一站式服務(wù)

    收藏!高頻電路PCB設(shè)計技巧介紹下篇

    2021
    11/23
    本篇文章來自
    捷多邦

    上一篇文章我們介紹了五種高頻電路PCB設(shè)計技巧,但其實(shí)在實(shí)際工藝上并不只有這五種。那么就請捷多邦的專業(yè)技術(shù)人員為您繼續(xù)介紹,PCB高頻電路還有什么技巧吧!

    高頻電路PCB設(shè)計技巧

    集成電路塊的電源引腳增加高頻退藕電容


    每個集成電路塊的電源引腳就近增一個高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。
    在每個集成電路塊的電源引腳附近增加高頻去耦電容器。增加電源引腳的高頻去耦電容可以有效抑制高頻諧波對電源引腳的干擾。


    高頻數(shù)字信號的地線和模擬信號地線做隔離


    模擬地線和數(shù)字地線與公共地線連接時,應(yīng)采用高頻扼流磁珠連接或直接隔離,并選擇合適的地點(diǎn)進(jìn)行單點(diǎn)互連。高頻數(shù)字信號地線的地電位通常不一致。兩者之間通常存在一定的電壓差。此外,高頻數(shù)字信號的地線通常包含高頻信號中非常豐富的諧波成分。當(dāng)數(shù)字信號地線和模擬信號地線直接連接時,高頻信號的諧波會通過地線耦合干擾模擬信號。因此,在正常情況下,高頻數(shù)字信號和模擬信號的地線應(yīng)隔離??刹捎眠m當(dāng)位置的單點(diǎn)互聯(lián)方法或高頻扼流圈互聯(lián)方法。


    避免走線形成的環(huán)路


    各類高頻信號走線盡量不要形成環(huán)路,若無法避免則應(yīng)使環(huán)路面積盡量小。


    必須保證良好的信號阻抗匹配


    在信號傳輸過程中,當(dāng)阻抗不匹配時,信號會在傳輸通道中反射。反射將導(dǎo)致合成信號形成超調(diào),導(dǎo)致信號在邏輯閾值附近波動。

    高頻電路PCB設(shè)計技巧

    消除反射的根本方法是使傳輸信號的阻抗匹配良好。由于負(fù)載阻抗與傳輸線特性阻抗之間的差值越大,反射越大,因此信號傳輸線的特性阻抗應(yīng)盡可能等于負(fù)載阻抗。同時,應(yīng)注意PCB上的傳輸線不應(yīng)有突變或拐角,并盡量保持傳輸線各點(diǎn)的阻抗連續(xù),否則傳輸線各段之間會有反射。這要求在高速PCB布線期間必須遵守以下布線規(guī)則:


    USB布線規(guī)則。要求USB信號差分走線,線寬10mil,線距6mil,地線和信號線距6mil。
    HDMI布線規(guī)則。要求HDMI信號差分走線,線寬10mil,線距6mil,每兩組HDMI差分信號對的間距超過20mil。
    LVDS布線規(guī)則。要求LVDS信號差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號對阻抗為100+-15%歐姆
    DDR布線規(guī)則。DDR1走線要求信號盡量不走過孔,信號線等寬,線與線等距,走線必須滿足2W原則,以減少信號間的串?dāng)_,對DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線等長,以保證信號的阻抗匹配。


    保傳輸?shù)耐暾?/span>


    保持信號傳輸?shù)耐暾裕乐褂捎诘鼐€分割引起的“地彈現(xiàn)象”。


    加上上篇文章,我們一共介紹了十種高頻電路PCB設(shè)計技巧!希望可以為您提供一些參考!

    the end