<menuitem id="qecsf"></menuitem>

<strong id="qecsf"><acronym id="qecsf"></acronym></strong>

<td id="qecsf"><font id="qecsf"><object id="qecsf"></object></font></td>
<dfn id="qecsf"></dfn>
    從PCB制造到組裝一站式服務(wù)

    工程師分享:pcb板設(shè)計(jì)中的布線規(guī)則有哪些?

    2020
    11/03
    本篇文章來(lái)自
    捷多邦

    PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說(shuō)前面的準(zhǔn)備工作都是為它而做。pcb板設(shè)計(jì)中的布線規(guī)則有哪些?下面就讓工程師來(lái)告訴你。

    pcb板

    1、選用多層板
       從減小輻射干擾的角度出發(fā),應(yīng)盡量選用多層板,內(nèi)層分別作電源層、地線層,用以降低供電線路阻抗,抑制噪聲,對(duì)信號(hào)線形成均勻的接地面,加大信號(hào)線和接地面間的分布電容,抑制其向空間輻射的能力。
    2、走線要短而粗
       電源線、地線、電路板走線對(duì)高頻信號(hào)應(yīng)保持低阻抗。因此,電路板走線要短而粗,線條要均勻。電源線、地線及導(dǎo)線在電路板上的排列要恰當(dāng),做到短而直,以減小信號(hào)線與回線之間所形成的環(huán)路面積。
    3、時(shí)鐘走線
       時(shí)鐘發(fā)生器盡量靠近該時(shí)鐘的器件,石英晶體振蕩器外殼要接地;時(shí)鐘線要盡量短;時(shí)鐘線垂直于I/O線比平行于I/O線干擾小,時(shí)鐘元器件引腳需遠(yuǎn)離I/O電纜。
     4、其他走線原則
       走線角度:盡量使用45°折線而不用90°折線布線。
       模擬信號(hào):模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線。
       元器件引腳:元器件引腳、去耦電容引腳盡量短。
       關(guān)鍵走線:關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地線。
    以上便是工程師為你詳解的pcb板設(shè)計(jì)中的布線規(guī)則,希望對(duì)你有所幫助。

    the end