• <address id="ktomy"><button id="ktomy"></button></address>

      <dfn id="ktomy"></dfn>
      從PCB制造到組裝一站式服務(wù)

      信號(hào)完整性:高頻PCB如何守護(hù)芯片性能?

      2025
      12/05
      本篇文章來自
      捷多邦

      近日,行業(yè)消息顯示英特爾或于2027年為蘋果代工低端M系列芯片,其核心依托18A先進(jìn)制程工藝。這一動(dòng)態(tài)不僅重塑代工格局,更對(duì)下游電路板提出嚴(yán)苛要求——當(dāng)芯片頻率突破新高,信號(hào)完整性成為系統(tǒng)性能的隱形瓶頸。

       

      在高頻應(yīng)用場(chǎng)景中,信號(hào)完整性問題往往源于PCB設(shè)計(jì)細(xì)節(jié):參考平面斷裂、差分對(duì)長(zhǎng)度失配、過孔stub效應(yīng)等,都可能導(dǎo)致眼圖閉合或時(shí)序抖動(dòng)。尤其對(duì)于采用18A制程的芯片,其高速I/O接口(如USB4Thunderbolt)對(duì)PCB的阻抗控制精度要求提升至±5%以內(nèi)。傳統(tǒng)工藝難以滿足,而高頻高速PCB通過優(yōu)化疊層結(jié)構(gòu)、采用低粗糙度銅箔及精準(zhǔn)的阻抗仿真,能有效抑制信號(hào)衰減。例如,在關(guān)鍵走線區(qū)域使用 Rogers 等低損耗材料,可將介電損耗降低30%,顯著改善眼圖張開度。

       

      值得注意的是,這類需求正從高端設(shè)備向消費(fèi)級(jí)產(chǎn)品滲透。隨著更多終端采用多核架構(gòu),PCB需同時(shí)處理高速數(shù)據(jù)流與低噪聲電源分配。實(shí)踐中,我們常通過時(shí)域反射計(jì)(TDR)測(cè)試驗(yàn)證信號(hào)質(zhì)量,避免因板級(jí)缺陷導(dǎo)致芯片性能打折。

       

      我是捷多邦的老張,深耕PCB行業(yè)十二年。技術(shù)演進(jìn)如同細(xì)流匯海,唯有持續(xù)關(guān)注信號(hào)完整性等底層邏輯,才能在浪潮中站穩(wěn)腳跟。若您對(duì)電子互連技術(shù)的前沿發(fā)展感興趣,不妨定期追蹤行業(yè)動(dòng)態(tài),讓思考先行一步。


      the end